2 cpu configuration, Cpu configuration -24 – Asus P5Q-E/WiFi-AP Manuel d'utilisation
Page 94

3-24
Chapitre 3 : Le BIOS
TPM Enable / Disable Status [No State]
Cet élément n’est pas configurable.
TPM Owner Status [No State]
Cet élément n’est pas configurable.
Pour activer la fonction TPM, réglez Execute TPM Command sur [Enabled]
puis sauvegarder les modifications (voir 3.9 Exit menu). Après le redémarrage
du système, le menu de configuration TPM devient le suivant.
Clearing the TPM [Press Enter]
Vous permet de supprimer les informations utilisateur contenues dans la
puce de sécurité TPM. Lorsque vous appuyez sur <Entrée>, un message
d’avertissement apparaît, vous demandant si vous souhaitez effacer les
données de la puce de sécurité. Utilisez les flèches pour sélectionner [OK],
ou [Cancel], puis appuyez sur <Entrée> pour confirmer votre choix.
Une fois que vous avez cliqué sur [OK] pour supprimer la fonction TPM, les données
de la puce de sécurité TPM seront supprimées et ne pourront pas être restaurées.
3.5.2
CPU Configuration
Les éléments de ce menu affichent les informations CPU auto-détectées par le BIOS...
Les éléments de cet écran varient en fonction du type de CPU installé.
TPM Configuration
�xec�te T�� Command
[La��t ��ett�ng]
T�� �nable�D���able Stat��� [�nabled]
Clear�ng the T��
[�re���� �nter]
T�� �wner Stat���
[Un�wned]
�nable (Act�vate)�
D���able (Deact�vate)
Command to T��
BI�S S�TU� UTILITY
Advanced
Select Screen
Select Item
+�
Change �pt�on
F1 General Help
F10 Save and �x�t
�SC �x�t
v02�61 (C)Copyr�ght 198��2008, Amer�can �egatrend��, Inc�
BI�S S�TU� UTILITY
Advanced
Configure advanced CPU settings
�an��act�rer:Intel
Brand Str�ng:Intel(�) Core(T�)2 D�o C�U @ 3�00GHz
Freq�ency :3�01GHz
FSB Speed :1340 �Hz
Cache L1 :64 KB
Cache L2 :4096 KB
�at�o Stat���: Unlocked (��n:06, �ax:09)
�at�o Act�al Val�e:9
C�UID :6F9
C�U �at�o Sett�ng
[A�to]
C1� S�pport
[�nabled]
�ax C�UID Val�e L�m�t
[D���abled]
Intel(�) V�rt�al�zat�on Tech [�nabled]
C�U T� ��nct�on
[�nabled]
�xec�te D���able B�t
[�nabled]
Intel(�) SpeedStep(T�) Tech [�nabled]
Set�� the rat�o between
C�U Core Clock and the
FSB Freq�ency�
N�T�: I� an �nval�d
rat�o ��� ��et �n C��S
then act�al and
��etpo�nt val�e�� may
d���er�